microchip-META-DX2L-wEnrutadores, conmutadores y tarjetas de línea necesitan un mayor ancho de banda, una densidad de puertos más elevada y hasta 800 Gigabit Ethernet (GbE) de conectividad para manejar el creciente tráfico en los centros de datos provocado por 5G, los servicios en la nube y las aplicaciones de la inteligencia artificial (IA) y el aprendizaje automático. Para proporcionar este mayor ancho de banda, estos diseños han de superar los retos para la integridad de señal que supone la transición de la industria a los 112G (gigabits por segundo) de la conectividad PAM4 SerDes (Serializer/Deserializer) exigidos por conexiones ópticas, backplanes del sistema y procesadores de paquetes de última generación. Estos retos ahora se pueden superar con la capa física (PHY) más compacta del mercado de 1.6T (terabits por segundo) y bajo consumo de Microchip Technology Inc. (Nasdaq: MCHP), la PM6200 META-DX2L, que reduce el consumo por puerto un 35 por ciento si se compara con su predecesor 56G PAM4, denominado META-DX1, la primera capa física del mercado del orden de terabit.

“La industria está adoptando un ecosistema 112G PAM4 para conmutación, procesamiento de paquetes y conexiones ópticas de alta densidad”, señaló Bob Wheeler, analista jefe para redes de The Linley Group. “La solución META-DX2L de Microchip está optimizada con el fin de cumplir estos requisitos y para ello conecta las tarjetas de línea a elementos de conmutación y equipos ópticos a varias velocidades para conectividad 100 GbE, 400 GbE y 800 GbE”.

Con su ancho de banda de 1.6T, alta densidad y pequeño tamaño, la tecnología 112G PAM4 SerDes y su capacidad de alcanzar velocidades en Ethernet de 1 a 800 GbE, la PHY de Ethernet META-DX2L es un dispositivo con un rango de temperatura industrial que ofrece una conectividad versátil para reutilizar al máximo el diseño en aplicaciones que van desde un retemporizador, un multiplexor/demultiplexor o un demultiplexor/multiplexor inverso hasta un multiplexor (mux) 2:1. Las funciones de interconexión y multiplexación/demultiplexación son muy configurables, por lo que aprovechan al máximo el ancho de banda de E/S del dispositivo de conmutación con el fin de proporcionar las conexiones flexibles que se necesitan en tarjetas capaces de funcionar a varias velocidades y compatibles con una gran variedad de conexiones ópticas. El PAM4 SerDes de bajo consumo de PHY le permite proporcionar la velocidad de la interfaz de próxima generación para centros de datos en la nube, clústers informáticos para IA y aprendizaje automático, 5G e infraestructuras a proveedores de servicios de telecomunicaciones, tanto si se trata de cables de cobre de conexión directa (direct attach copper, DAC) a larga distancia como de backplanes, o conexiones a dispositivos ópticos.

“Para la generación 56G hemos presentado la primera PHY terabit del mercado, META-DX1, a la que ha seguido una solución 112G igual de transformadora que ofrece las capacidades que necesitan los desarrolladores de sistemas para resolver los nuevos retos que imponen los centros de datos en la nube, las redes 5G, la IA y el aprendizaje automático”, señaló Babak Samimi, vicepresidente de la unidad de negocio de comunicaciones de Microchip. “Gracias a su capacidad para alcanzar un ancho de banda de hasta 1.6T en una arquitectura de bajo consumo con el menor tamaño posible, la PHY META-DX2L duplica el ancho de banda de las soluciones anteriores del mercado y establece un nuevo nivel de eficiencia”.

META-DX2L se suministra en el encapsulado más pequeño del mercado, 23 x 30 mm, por lo que permite ahorrar el espacio necesario para lograr las densidades de las tarjetas de línea requeridas por hiperescaladores y desarrolladores de sistemas. Estas son algunas de las principales características del producto:

  • PHY GbE con 2x 800 GbE, 4x 400 GbE y 16x 100/50/25/10/1
  • Admite velocidades de transmisión de datos Ethernet, OTN y Fibre Channel
  • Admite velocidades de datos propietarias para IA y aprendizaje automático
  • Multiplexor 2:1 integrado que permite arquitecturas de alta disponibilidad/
    protección
  • Interconexión muy configurable para servicios a varias velocidades en cualquier puerto
  • Latencia constante que permite IEEE 1588 Clase C/D PTP en cualquier nivel del sistema
  • Terminación FEC, monitorización y conversión entre varias velocidades de la interfaz
  • 112G PAM4 SerDes de 32 LR (long-reach) programable para optimizar el consumo respecto al rendimiento
  • Compatible con cables DAC, incluidas autonegociación y formación de enlaces
  • Rango de temperatura industrial para aplicaciones en entornos exteriores
  • Kit de desarrollo de software (SDK) completo con actualización sencilla, capacidades de reinicio en caliente y compatible con el probado SDK META-DX
  • Microchip suministra una gama completa de productos de diseño propio, diseños de referencia y tarjetas de evaluación para que los clientes construyan sistemas basados en dispositivos META-DX2L. Además de su tecnología PHY Ethernet, Microchip también suministra una solución de sistema total a los proveedores de sistemas formada por FPGA PolarFire®, el PLL de alto rendimiento ZL30632, osciladores, reguladores de tensión y otros componentes previamente validados como sistema con META-DX2L para agilizar la producción de los diseños.

Disponibilidad del producto

Las muestras de los primeros dispositivos META-DX2L se esperan durante el cuarto trimestre de 2021. Para más información visite la web de PM6200 META-DX2Lo contacte con un representante de ventas de Microchip.

Submit to FacebookSubmit to Google PlusSubmit to TwitterSubmit to LinkedIn

Conectores Revista FTTH Electrónica industrial. Cursos de fibra Óptica, Seminarios Online, Noticias Tecnología y Ferias Tecnologicas,Cables y Conectores Industriales de Fibra Optica, Noticias Empresas, Osciloscopios y Herramientas, Centros de datos.